Hacker News Digest

30 августа 2025 г. в 14:18 • chipsandcheese.com • ⭐ 148 • 💬 45

OriginalHN

#risc-v#condor-computing#andes-technology#tsmc#cuzco#sifive#veyron#chi#tage-sc-l#rva23

Condor's Cuzco RISC-V Core at Hot Chips 2025

  • Condor Computing, дочка Andes Technology, показала на Hot Chips 2025 ядро Cuzco — высокопроизводительное 8-ширинное RISC-V с 256-записным ROB, 2–2,5 ГГц на TSMC 5 нм и 10-цикл. штрафом за промах предсказания.
  • Ядро конкурирует с SiFive P870 и Veyron V1, превосходя уже реализованные C910 и P550.
  • Особенность: «временное» статическое планирование в backend для экономии энергии без изменений ISA и без требований к компилятору.
  • Cuzco модульное: строится из «execution slices», конфигурируются L2 TLB, шины, L2/L3, размеры внутренних структур. До 8 ядер в кластере, связь через CHI; можно масштабировать множеством кластеров.
  • Frontend: TAGE-SC-L для условных переходов, BTB 16 К-entry, RAS 64-entry, μop-кэш 3 K-entry/96 KB, 32 B/цикл выдача.
  • Fetch/decode: 32-байт/цикл, 4×simple + 1×complex декодер, поддержка RVC, μop fusion.
  • Rename/dispatch: 8 μop/цикл, 256 phys-регистров int/fp, 96-entry scheduler, 32-entry store queue.
  • ALU: 4 int + 2 branch + 2 fp/simd + 2 load + 1 store, 2-cycle FMA, 256-бит SIMD, crypto-расширения.
  • L1: 64 KB I + 64 KB D, 4-cycle load-to-use; L2 512 KB–2 MB; L3 2–8 MB.
  • Потоковая модель: 1 thread/core, но можно SMT в будущем.
  • Потребление: ~0,5 Вт/ГГц (Typical), 2,5 мм² на 5 нм без L2/L3.